Xilinx hänvisar både till företaget och maskinvara och programvara enheter från företaget . Xilinx gör field programmable gate array ( FPGA ) marker som kan användas för en mängd olika behov . Klockingångar är vanliga programmeringsstrukturer som ger en stadig puls till en maskin-eller programvara systemet , såsom de som används i en trafik stopp ljus . Det finns oändligt många sätt att använda en klocka ingång med FPGA chips , men det viktigaste är att definiera port så att den kan användas i kretsen och program . Saker du behöver
Xilinx FPGA pin diagram
Visa fler instruktioner
1
Label klockingången i programmet med en igenkännbar identifierare , t.ex. " CLK " eller " C. " det här skiljer det bildar andra ingångar eller variabler
2
Definiera klockinsignalen som en särskild " PORT " med kod enligt följande : . " ENHET Exempel iSport ( CLK : IN std_logic ) , END Exempel ; " Detta talar FGPA chip som " CLK CLK " logisk port till en fysisk plats på " är en logisk port
3
Tilldela . " den FGPA enheten. Använd diagram över Xilinx FGPA du använder för att lokalisera portnumret för klockingången . Följande kod är ett exempel uppdrag : ; " . CLK " " NET " CLK " LOC = " P25 " " Detta tilldelar plats ( LOC ) port 25 till Addera